許盛發(fā)
工程師
Email:xushengfa@@www.plm-bat.com
研究方向:
硬件電路設(shè)計(jì)
個(gè)人簡介:
2014年本科畢業(yè)于廣東工業(yè)大學(xué)電子科學(xué)與技術(shù)專業(yè),2014~2021年就職于深圳法雷奧汽車內(nèi)部控制公司,負(fù)責(zé)汽車電子電路板設(shè)計(jì)、集團(tuán)硬件設(shè)計(jì)工具腳本開發(fā);2021~2023年就職于浙江銳文科技有限公司,負(fù)責(zé)智能網(wǎng)卡硬件開發(fā)、FPGA模塊開發(fā);2023年加入廣東省智能科學(xué)與技術(shù)研究院,負(fù)責(zé)類腦加速卡與服務(wù)器的硬件方案設(shè)計(jì)。
公眾號(hào)