趙偉銘

工程師

Email:zhaoweiming@@www.plm-bat.com


個人簡介

2023年4月加入廣東省智能科學(xué)與技術(shù)研究院,腦機(jī)接口與人機(jī)交互聯(lián)合實驗室,從事模擬集成電路設(shè)計。在此之前,2019年至2023年在西安電子科技大學(xué)微電子學(xué)院集成電路設(shè)計與集成系統(tǒng)專業(yè)學(xué)習(xí)。期間參與各類競賽,榮獲校級、省級和國家級獎項。

 

研究方向:

CMOS模擬集成電路設(shè)計

 

獎項概覽:

1、2021 年第五屆全國大學(xué)生 FPGA 創(chuàng)新設(shè)計競賽 Xilinx杯捧杯

2、2021 年第五屆全國大學(xué)生 FPGA 創(chuàng)新設(shè)計競賽 全國一等獎

3、2021 年第五屆全國大學(xué)生 FPGA 創(chuàng)新設(shè)計競賽 最佳創(chuàng)意獎

4、2021 年第七屆中國國際“互聯(lián)網(wǎng)+”大學(xué)生創(chuàng)新創(chuàng)業(yè)大賽 陜?賽區(qū)金獎 

5、2020 年全國大學(xué)生電子設(shè)計競賽陜西工科聯(lián)賽(TI杯)聯(lián)賽一等獎

6、2021 年全國大學(xué)生電子設(shè)計競賽 陜?賽區(qū)本科組三等獎 

7、2020 年全國大學(xué)生數(shù)學(xué)競賽三等獎

8、2021 年校級綜合發(fā)展一等獎學(xué)金

9、2021 年中國大學(xué)生計算機(jī)設(shè)計大賽西安電子科技大學(xué)二等獎

10、2020 年校級單項獎學(xué)金


腦機(jī)接口與人機(jī)交互聯(lián)合實驗室